问答题
案例分析题已知有16K×1的DRAM芯片,其引脚功能如下:地址输入A6~A0,行地址选择RAS,列地址选择CAS,数据输入端DIN,数据输出端DOUT,控制端WE。请用给定芯片构成256KB的存储器,采用奇偶校验。试问:
若芯片内部采用128×128矩阵排列,求异步刷新时该存储器的刷新间隔。
【参考答案】
若芯片内部采用128×128矩阵排列,设芯片的最大刷新间隔时间为2ms ,则相邻两行之间的刷新间隔为:刷新间隔=最大刷新......
(↓↓↓ 点击下方‘点击查看答案’看完整答案 ↓↓↓)
点击查看答案
